作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了在Riviera-IPT环境中进行基于ARM的SoC设计验证所需的技术背景.主要讨论包括关于嵌入式系统SoC的验证、ARM结构体系的基本描述;最后介绍如何利用Riviera-IPT完成基于ARM嵌入式系统的软硬件系统协同验证环境与流程.
推荐文章
基于SoC设计的软硬件协同验证技术研究
软硬件协同验证
SoC
验证平台
基于SystemC的嵌入式系统软硬件协同设计
嵌入式系统
SystemC
软硬件协同设计
基于SoC设计的软硬件协同验证方法学
软硬件协同验证
FPGA综合
基于JTAG的SoC软硬件协同验证平台设计
系统芯片
JTAG
FPGA
软硬件协同验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于硬件的嵌入式SoC软硬件协同验证方法
来源期刊 集成电路应用 学科 工学
关键词 SoC ARM 协同仿真 系统级验证
年,卷(期) 2005,(11) 所属期刊栏目 嵌入式SOC
研究方向 页码范围 43-46
页数 4页 分类号 TP3
字数 3704字 语种 中文
DOI 10.3969/j.issn.1674-2583.2005.11.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘德启 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SoC
ARM
协同仿真
系统级验证
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
集成电路应用
月刊
1674-2583
31-1325/TN
16开
上海宜山路810号
1984
chi
出版文献量(篇)
4823
总下载数(次)
15
论文1v1指导