原文服务方: 微电子学与计算机       
摘要:
文章给出了并行可重置Huffman编码器IP核的实现方案.该方案提供了码表配置功能,可在不同的应用场合配置不同的码表,适应不同的需要;同时通过改善Huffman编码器中关键的变长码流向定长码流转换时的控制逻辑,保证了编码的正确性.仿真结果显示设计满足功能,时序要求.
推荐文章
基于VHDL的哈夫曼编码器的IP核设计
哈夫曼编码
VHDL
IP核
SOC
并行哈夫曼编码器的硬件设计与实现
哈夫曼编码
数据压缩
并行编码
基于VHDL的哈夫曼编码器的IP核设计
哈夫曼编码
VHDL
IP核
SOC
高性能LDPC编码器IP核设计与验证
LDPC
动态配置
编码器
固态硬盘
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 哈夫曼编码器IP核的设计与实现
来源期刊 微电子学与计算机 学科
关键词 哈夫曼编码器 IP核 数据压缩
年,卷(期) 2005,(2) 所属期刊栏目
研究方向 页码范围 9-12
页数 4页 分类号 TP302.2
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2005.02.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田金文 华中科技大学图像识别与人工智能研究所 248 2531 25.0 36.0
2 柳健 华中科技大学图像识别与人工智能研究所 129 1748 21.0 33.0
3 邓丽娟 华中科技大学图像识别与人工智能研究所 1 9 1.0 1.0
4 王智鸣 华中科技大学图像识别与人工智能研究所 1 9 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (7)
参考文献  (3)
节点文献
引证文献  (9)
同被引文献  (5)
二级引证文献  (34)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(1)
  • 引证文献(0)
  • 二级引证文献(1)
2008(3)
  • 引证文献(1)
  • 二级引证文献(2)
2009(6)
  • 引证文献(1)
  • 二级引证文献(5)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(5)
  • 引证文献(1)
  • 二级引证文献(4)
2013(5)
  • 引证文献(1)
  • 二级引证文献(4)
2014(6)
  • 引证文献(1)
  • 二级引证文献(5)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
哈夫曼编码器
IP核
数据压缩
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导