作者:
原文服务方: 科技与创新       
摘要:
为了适应无线通信的需求,本文首先提出了一种增强型可变速率编码器总体方案,文章详细介绍了该编码器设计思想、具体实现方案.并建立了一个参数估计模型,可以更快速、有效地进行可变速率编码,对研究第三代移动通信编码技术有现实价值.
推荐文章
可变参数交织编码器的FPGA实现
交织编码器
FPGA
仿真
基于FPGA的RS编码器设计与实现
里德-索洛蒙编码
对称结构
现场可编程逻辑阵列
多码率并行LDPC编码器的设计与实现
低密度奇偶校验码
多码率
并行编码器
DACS1中多速率卷积编码器的设计与FPGA实现
L?DACS1
多速率卷积编码
FPGA
Verilog HDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 增强型可变速率编码器的设计与实现
来源期刊 科技与创新 学科
关键词 变速率语音编码 EVRC 编码器 降噪
年,卷(期) 2007,(27) 所属期刊栏目 网络与通信
研究方向 页码范围 177-178,223
页数 3页 分类号 TN919
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.27.070
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李爽 3 16 1.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (7)
二级引证文献  (0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
变速率语音编码
EVRC
编码器
降噪
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导