基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种用FPGA来快速实现硬件IP核的AES算法的方法,采用Xilinx 公司的Virtex XCV-1000-6器件,并给出了时序仿真图,结果表明了其有效性.
推荐文章
一种优化可配置的AES密码算法硬件实现
AES
Rijndael
非流水线数据路径
密钥调度
FPGA
一种简便快速的DCT算法及其硬件实现
离散余弦变换(DCT)
二维DCT
整数运算
硬件
一种适于硬件实现的快速连通域标记算法
图像处理
二值图像
连通区域标记
硬件
一种AES算法的快速模板攻击方法
模板攻击
差分能量分析
AES算法
简化的模板
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种AES算法的快速硬件实现
来源期刊 计算机工程 学科 工学
关键词 AES IP 集成的系统芯片
年,卷(期) 2005,(2) 所属期刊栏目 安全技术
研究方向 页码范围 154-156
页数 3页 分类号 TP309
字数 3390字 语种 中文
DOI 10.3969/j.issn.1000-3428.2005.02.058
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐金甫 解放军信息工程大学电子技术学院 38 186 7.0 12.0
2 马自堂 解放军信息工程大学电子技术学院 22 135 7.0 10.0
3 王欣 解放军信息工程大学电子技术学院 3 20 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (11)
同被引文献  (7)
二级引证文献  (24)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(3)
  • 引证文献(3)
  • 二级引证文献(0)
2008(4)
  • 引证文献(2)
  • 二级引证文献(2)
2009(3)
  • 引证文献(0)
  • 二级引证文献(3)
2010(6)
  • 引证文献(0)
  • 二级引证文献(6)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(5)
  • 引证文献(1)
  • 二级引证文献(4)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
AES
IP
集成的系统芯片
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导