基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在通信或雷达领域的高速实时信号处理中,通常包含大量的高速高阶FIR滤波器的设计.例如在雷达信号处理中,要进行数字正交采样和脉冲压缩器的设计,要求滤波器速率高,阶数大,运算量非常大.若使用DSP芯片则需多片处理完成,使得系统的工作延迟长、成本高、功耗大、调试困难.该文根据CSD(Canonic Signed-Digital)算法的思想,实现了高阶高速FIR滤波器的优化设计.该算法可显著降低算法的运算量,可用可编程逻辑器件迅速快捷地完成系统的硬件设计.文中举例用Altera公司的FPGA来实现数字正交采样和脉冲压缩滤波器算法优化,进行了实验验证,最后给出了结果比较和分析,证明这对基于FPGA的高阶FIR滤波器的设计有实际意义.
推荐文章
基于改进的DA算法实现高阶FIR滤波器
DA算法
FIR滤波器
LUT分解
OBC编码
双向选择器
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
基于FPGA高阶FIR滤波器的实现
FIR数字滤波器
分布式算法结构
改进型分布式算法结构
FPGA
基于FPGA的FIR数字滤波器的优化设计
CSD编码
分布式算法
FIR
FPGA
常系数乘法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CSD算法的高阶FIR滤波器优化设计
来源期刊 雷达科学与技术 学科 工学
关键词 数字信号处理 有限脉冲响应滤波器 CSD算法 现场可编程门阵列 优化设计
年,卷(期) 2006,(6) 所属期刊栏目 收/发技术
研究方向 页码范围 377-381
页数 5页 分类号 TN957
字数 2934字 语种 中文
DOI 10.3969/j.issn.1672-2337.2006.06.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗丰 西安电子科技大学雷达信号处理国家重点实验室 77 513 11.0 19.0
2 李虎虎 西安电子科技大学雷达信号处理国家重点实验室 2 14 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (8)
同被引文献  (3)
二级引证文献  (6)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字信号处理
有限脉冲响应滤波器
CSD算法
现场可编程门阵列
优化设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
雷达科学与技术
双月刊
1672-2337
34-1264/TN
大16开
安徽省合肥市9023信箱60分箱
2003
chi
出版文献量(篇)
1971
总下载数(次)
3
总被引数(次)
10892
论文1v1指导