基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对CAN协议中提出的串行CRC检验原理,给出其硬件实现方法及具体实现时应需注意的技术问题,给出了RTL级的VHDL代码。为了提高CRC编码的生成速度和CRC检验的效率,介绍了CRC检验的并行原理,并针对CAN协议中CRC编码的生成多项式推导出了8位并行CRC编码的逻辑关系式。最后对串行和并行两种实现方式进行了性能对比,并给出了为满足CAN协议而进行CRC编码时应注意的问题。
推荐文章
Fiber Channel协议中CRC编码的硬件实现
光缆通道
循环冗余校验
协议
仿真
基于MODBUS协议的CRC编码研究
MODBUS协议
CKC编码
程序代码
基于FPGA的CRC编码器的实现
循环冗余校验
差错控制
硬件描述语言
信道编码
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CAN协议中CRC编码的硬件实现
来源期刊 计算机与信息技术 学科 工学
关键词 CAN协议 CRC检验 串行 并行
年,卷(期) 2006,(5) 所属期刊栏目
研究方向 页码范围 60-61
页数 2页 分类号 TP273
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CAN协议
CRC检验
串行
并行
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与信息技术
月刊
大16开
1993
chi
出版文献量(篇)
2343
总下载数(次)
19
总被引数(次)
8817
论文1v1指导