作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
推荐文章
一种新的硬件设计方法--结构化ASIC技术
结构化ASIC
标准单元ASIC
FPGA
65nm CMOS工艺时钟发生器的设计与实现
Delta-sigma
模数转换器
抖动
锁相环
65Nm苎麻纱牵切纺工艺的研究
苎麻
牵切纺纱
新工艺
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 奔向65nm拥抱结构化ASIC Altera秉持稳中求胜
来源期刊 电子测试 学科
关键词
年,卷(期) 2006,(8) 所属期刊栏目 厂商特写
研究方向 页码范围 95
页数 1页 分类号
字数 1142字 语种 中文
DOI 10.3969/j.issn.1000-8519.2006.08.016
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
引文网络交叉学科
相关学者/机构
期刊影响力
电子测试
半月刊
1000-8519
11-3927/TN
大16开
北京市100098-002信箱
82-870
1994
chi
出版文献量(篇)
19588
总下载数(次)
63
总被引数(次)
36145
论文1v1指导