原文服务方: 微电子学与计算机       
摘要:
一般比较器往往只能提供固定延迟时间的跳变信号,这样对后级执行电路产生很大的局限性.文章提出一种延迟时间可调的新型电压迟滞比较器设计,电路在1.5μm BCD(Bipolar-CMOS-DMOS)工艺下实现.该比较器的正跳变点电压为1.270V,迟滞电压为3mV,上升延迟时间为20μs,且可以根据需要方便地予以调节.该比较器最小分辨率为±0.1mV,具有结构简单、通用性好和功耗低的特点,可广泛应用于不同的SoC环境.
推荐文章
基于0.5 μm BCD工艺的欠压锁存电路设计
欠压锁存
电源管理
带隙基准
滞回区间
BCD工艺
一种BCD码数/模转换器的设计
8421BCD码
数/模转换器
CMOS
内部电阻网络
时钟控制
HSpice
基于单片机的四位BCD编码器电路设计
BCD编码
AT89C2051
矩阵键盘
电路设计
一种DMOS漏极背面引出的BCD工艺
BCD工艺
VDMOS
漏极背面引出
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于BCD工艺的新型比较器的设计
来源期刊 微电子学与计算机 学科
关键词 电源管理 跳变电压点 迟滞 延迟时间 BCD工艺
年,卷(期) 2006,(6) 所属期刊栏目
研究方向 页码范围 201-203
页数 3页 分类号 TN402|TN433
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2006.06.059
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴晓波 浙江大学超大规模集成电路设计研究所 328 6672 45.0 70.0
2 严晓浪 浙江大学超大规模集成电路设计研究所 246 1634 19.0 29.0
3 张永良 浙江大学超大规模集成电路设计研究所 2 13 2.0 2.0
4 赵双龙 浙江大学超大规模集成电路设计研究所 2 16 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (1)
二级引证文献  (5)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
电源管理
跳变电压点
迟滞
延迟时间
BCD工艺
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导