基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
给出了在一种安全处理器(SSX11-140)中有效缩减AES算法硬件实现面积的设计方案.该方案对轮密钥存储、列混合变换及其逆变换等操作进行了优化处理,并在密钥扩展、加密计算及解密计算中对S-盒、列混合变换等关键计算部件进行了复用.实验结果表明,该设计在满足实际应用性能需求的同时,有效地减小了硬件实现面积,可应用于小规模体系结构中.
推荐文章
一种优化可配置的AES密码算法硬件实现
AES
Rijndael
非流水线数据路径
密钥调度
FPGA
AES算法的一种高效FPGA实现方法
AES算法
S-Box
复合域
流水线
一种Piccolo加密算法硬件优化实现研究
Piccolo
轻量级密码算法
优化
FPGA实现
AES算法中SubBytes变换的高速硬件实现
AES
SubBytes
有限域
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种面积有效缩减的AES算法硬件实现
来源期刊 计算机工程 学科 工学
关键词 高级数据加密标准 Rijndael 面积有效缩减 硬件实现
年,卷(期) 2006,(22) 所属期刊栏目 安全技术
研究方向 页码范围 159-161
页数 3页 分类号 TP309
字数 2856字 语种 中文
DOI 10.3969/j.issn.1000-3428.2006.22.058
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王沁 北京科技大学信息工程学院 145 1212 18.0 29.0
2 张晓彤 北京科技大学信息工程学院 56 490 11.0 19.0
3 刘大力 5 16 3.0 3.0
4 付晓丽 北京科技大学信息工程学院 1 6 1.0 1.0
5 刘文庆 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (1)
二级引证文献  (8)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
高级数据加密标准
Rijndael
面积有效缩减
硬件实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导