基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种采用快速锁定技术的Σ-Δ调制的分数分频PLL频率合成器,以解决小数分频PLL中存在的相位噪声和带宽之间的矛盾:窄的带宽有利于提高相位噪声指标,而宽的带宽有利于快速锁定;并在具有便利的图形化界面的系统设计仿真工具-Simulink中设计和仿真了一应用于IEEE802.15.4标准[1]2.4 GHz频段的Σ-ΔFractional N PLL 频率合成器.
推荐文章
采用可复位延迟链形成无谐波、快速锁定的延迟锁相环
延迟锁相回路
延迟链
快速锁定
无谐波
采用DDS+PLL技术实现的L波段频率合成器
直接数字合成
锁相合成
混频
频率合成器
基于数模混合仿真的PLL系统设计
数模混合仿真
设计流程
锁相环
行为级模型
具有快速锁定时间的ADPLL 电路设计
时间数字转换器
快速锁定
全数字锁相环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 采用快速锁定技术的Σ-ΔFractional-N PLL行为仿真
来源期刊 电子器件 学科 工学
关键词 ∑-△调制器 分数分频 频率合成 Simulink
年,卷(期) 2007,(5) 所属期刊栏目
研究方向 页码范围 1704-1707
页数 4页 分类号 TN761
字数 2336字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.05.047
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 马成炎 50 182 8.0 10.0
2 龚敏 四川大学微电子技术四川省重点实验室 109 372 10.0 12.0
3 简科军 四川大学微电子技术四川省重点实验室 1 1 1.0 1.0
4 马绍宇 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (2)
二级引证文献  (2)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
∑-△调制器
分数分频
频率合成
Simulink
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导