基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
首先分析了数字时钟恢复电路的原理,然后介绍一种利用XILINX FPGA内部数字延时锁定回路DLL的倍频功能,从接收的异步数据中恢复数据时钟的方法.
推荐文章
FPGA时钟设计
FPGA
时钟
逻辑时钟
险象
利用FPGA的数字语音系统的设计与实现
语音压缩
芯片
控制程序
现场可编程门阵列
先进先出存储电路
FPGA的可靠时钟设计方案
现场可编程门阵列
时钟设计
同步设计
建立时间
保持时间
基于FPGA的E1时钟恢复方案的设计和实现
E1
FPGA
数字锁相环
时钟恢复
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 利用FPGA内部DLL实现数字时钟恢复
来源期刊 科学技术与工程 学科 工学
关键词 时钟恢复 FPGA DLL
年,卷(期) 2007,(18) 所属期刊栏目 研究简报
研究方向 页码范围 4720-4722
页数 3页 分类号 TN911.8
字数 1176字 语种 中文
DOI 10.3969/j.issn.1671-1815.2007.18.040
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 苏红 天津大学电子信息工程学院 2 10 1.0 2.0
5 张俊辉 1 10 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (10)
同被引文献  (8)
二级引证文献  (10)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2010(3)
  • 引证文献(2)
  • 二级引证文献(1)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(4)
  • 引证文献(1)
  • 二级引证文献(3)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
时钟恢复
FPGA
DLL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科学技术与工程
旬刊
1671-1815
11-4688/T
大16开
北京市海淀区学院南路86号
2-734
2001
chi
出版文献量(篇)
30642
总下载数(次)
83
总被引数(次)
113906
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导