基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
该文提出了一种适用于HDTV视频解码器的高性能SDRAM控制器.通过为SDRAM控制器设置多个端口并集成仲裁功能,该SDRAM控制器可以取代传统的总线+DMA结构,为解码器中的功能单元有效地分配存储器的带宽资源.该文提出的SDRAM控制器内建流水线式的地址和数据路径,配合SDRAM本身流水处理指令的特性,能够无延时地处理各个端口上的存储器访问请求,从而降低了对片上缓存的需求.仿真综合结果表明,该文设计的SDRAM控制器满足HDTV解码的性能要求,且与总线+DMA结构相比,片上缓存容量减少了约70%.
推荐文章
视频解码器验证板的DDR SDRAM控制器的实现
DDR SDRAM
FPGA
H.264
时钟同步
视频采集系统SDRAM控制器的FPGA实现
SDRAM控制器
FPGA
视频采集
设计
实时视频采集系统的SDRAM控制器设计
视频采集
FPGA
SDRAM控制器
乒乓操作
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用于HDTV视频解码器的高性能SDRAM控制器
来源期刊 电子与信息学报 学科 工学
关键词 HDTV SDRAM控制器 视频 解码
年,卷(期) 2007,(6) 所属期刊栏目 论文
研究方向 页码范围 1332-1337
页数 6页 分类号 TN919.8
字数 4585字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗嵘 清华大学电子工程系 31 121 7.0 10.0
2 杨华中 清华大学电子工程系 92 500 13.0 16.0
3 汪蕙 清华大学电子工程系 38 398 11.0 19.0
4 赵强 清华大学电子工程系 11 208 5.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (6)
参考文献  (5)
节点文献
引证文献  (16)
同被引文献  (30)
二级引证文献  (67)
1997(2)
  • 参考文献(1)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(3)
  • 参考文献(2)
  • 二级参考文献(1)
2001(3)
  • 参考文献(1)
  • 二级参考文献(2)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(5)
  • 引证文献(3)
  • 二级引证文献(2)
2010(5)
  • 引证文献(1)
  • 二级引证文献(4)
2011(11)
  • 引证文献(3)
  • 二级引证文献(8)
2012(10)
  • 引证文献(3)
  • 二级引证文献(7)
2013(11)
  • 引证文献(1)
  • 二级引证文献(10)
2014(8)
  • 引证文献(2)
  • 二级引证文献(6)
2015(6)
  • 引证文献(1)
  • 二级引证文献(5)
2016(6)
  • 引证文献(1)
  • 二级引证文献(5)
2017(8)
  • 引证文献(0)
  • 二级引证文献(8)
2018(7)
  • 引证文献(0)
  • 二级引证文献(7)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
HDTV
SDRAM控制器
视频
解码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与信息学报
月刊
1009-5896
11-4494/TN
大16开
北京市北四环西路19号
2-179
1979
chi
出版文献量(篇)
9870
总下载数(次)
11
总被引数(次)
95911
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导