原文服务方: 湖南大学学报(自然科学版)       
摘要:
针对目前视频解码器实现方案存在的灵活度低、开发周期长、不能适应快速变化的算法升级等问题,提出一种面向多种视频编解码标准的通用视频解码器架构设计方案.采用软硬件协同设计方法,基于可编程同构多核处理器+协处理器的硬件架构,同构多核处理器采用指令级和任务级并行加速,协处理器采用硬件定制单元实现矢量加速,同时利用分布式片上便笺式存储器(Scratchpad Memory,SPM)代替数据Cache实现高效的数据存储系统,以应用广泛的H.264视频标准为验证实例.实验结果表明,基于本文所提架构实现的H.264视频解码器高效可行,平均并行加速比为9.12,相比于传统多核并行解码算法提高了1.31倍.
推荐文章
一种简单高效的MPEG-2MP@HL视频解码器
数据驱动
MPEG-2
高清晰电视
视频解码器
一种准循环LDPC解码器的设计与实现
准循环LDFC码
LDPC解码器
WiMAX
FPGA
一种HEVC全系统低冗余CABAC解码器
HEVC
CABAC
解码器
熵解码
低冗余
一种基于分组的低功耗变长解码器的设计
低功耗
变长解码器
关键路径
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高效多标准视频解码器架构研究与设计
来源期刊 湖南大学学报(自然科学版) 学科
关键词 多标准 视频解码器 可编程 协处理器 便笺存储器 H.264解码器 架构设计
年,卷(期) 2019,(10) 所属期刊栏目 计算机科学
研究方向 页码范围 117-124
页数 8页 分类号 TN919.3
字数 语种 中文
DOI 10.16339/j.cnki.hdxbzkb.2019.10.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 梁利平 中国科学院微电子研究所 47 126 7.0 9.0
2 王志君 中国科学院微电子研究所 11 28 3.0 5.0
3 刘慧超 中国科学院微电子研究所 3 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (22)
共引文献  (1)
参考文献  (13)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(3)
  • 参考文献(2)
  • 二级参考文献(1)
2014(5)
  • 参考文献(5)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多标准
视频解码器
可编程
协处理器
便笺存储器
H.264解码器
架构设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
湖南大学学报(自然科学版)
月刊
1674-2974
43-1061/N
16开
1956-01-01
chi
出版文献量(篇)
4768
总下载数(次)
0
总被引数(次)
41941
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导