原文服务方: 科技与创新       
摘要:
本文介绍了在功耗约束条件下低噪声放大器最小噪声系数的一种设计和优化方法.该放大器通过0.18um CMOS工艺设计实现,工作频率为2.14GHz.仿真结果表明,在输入输出匹配到50欧姆,电源电压取1.8伏情况下,直流工作电流为5.36毫安,噪声系数为0.655dB,增益为16.64dB,P-1dB为-12dBm,ⅡP3为6dBm.版图面积为0.37mm*0.58mm.
推荐文章
高增益低功耗CMOS低噪声放大器的设计
低噪声放大器
CMOS
低功耗
基于CMOS工艺的一种低功耗高增益低噪声放大器
CMOS工艺
低噪声放大器
LC谐振
两级共源
一种低功耗增益可调双频段低噪声放大器的设计
低噪声放大器
增益控制
电容反馈补偿
噪声系数
噪声优化
输入匹配
利用Cadence设计COMS低噪声放大器
低噪声放大器
CMOS
射频IC
Cadence
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗高线性度低噪声放大器设计
来源期刊 科技与创新 学科
关键词 CMOS RFIC 低噪声放大器 噪声系数 线性度
年,卷(期) 2007,(14) 所属期刊栏目 电子设计
研究方向 页码范围 280-282
页数 3页 分类号 TN43
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.14.114
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (4)
节点文献
引证文献  (6)
同被引文献  (6)
二级引证文献  (6)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(3)
  • 引证文献(1)
  • 二级引证文献(2)
2010(2)
  • 引证文献(0)
  • 二级引证文献(2)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
CMOS
RFIC
低噪声放大器
噪声系数
线性度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导