基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章主要讨论了高级加密标准(AES)算法在主频较低情况下的硬件实现.根据AES算法的结构特点和硬件实现的具体原理,提出了一种AES算法的硬件实现方法.该方法采用在单个时钟周期内执行多轮加密的策略,并使用流水线,做到了兼顾加密的速度和较低的时钟频率.最后,与现有的方法进行了分析比较.
推荐文章
AES算法的一种高效FPGA实现方法
AES算法
S-Box
复合域
流水线
AES加密算法的一种优化的FPGA实现方法
AES
FPGA
查表法
流水线技术
电码本模式
一种优化可配置的AES密码算法硬件实现
AES
Rijndael
非流水线数据路径
密钥调度
FPGA
基于FPGA的AES算法芯片设计实现
高级加密标准
流水线
现场可编程门阵列
专用集成电路
吞吐率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新的AES算法的FPGA实现方法研究
来源期刊 光通信研究 学科 工学
关键词 密钥扩展 轮变换 流水线
年,卷(期) 2008,(4) 所属期刊栏目
研究方向 页码范围 23-24,47
页数 3页 分类号 TN918
字数 2272字 语种 中文
DOI 10.3969/j.issn.1005-8788.2008.04.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄元波 光纤通信技术和网络国家重点实验室武汉邮电科学研究院 3 19 2.0 3.0
2 李霞 光纤通信技术和网络国家重点实验室武汉邮电科学研究院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (6)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
密钥扩展
轮变换
流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
光通信研究
双月刊
1005-8788
42-1266/TN
大16开
武汉市洪山区邮科院路88号
1975
chi
出版文献量(篇)
2524
总下载数(次)
3
总被引数(次)
10254
论文1v1指导