作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为设计面向AMBA的SoC集成,将8051兼容内核封装成为带32位AHB总线接口的标准主设备IP,采用了8051内核的高段外部数据空间映射成分页的4 GB SoC空间.设计中采用了嵌入式FLASH器件作为程序存储器,并为提高系统性能而设计了128字节直接映射结构的指令高速缓存.封装成的处理器IP在0.18 μm工艺下可工作在200 MHz.利用如Keil uVision等8051兼容工具进行软件开发.测试结果表明,该处理器IP在Soc集成中具有灵活性,借助软、硬件复用,提高了设计效率,具有良好的实用价值.
推荐文章
基于循环的指令高速缓存访问预测方法
指令高速缓存
路预测
循环
路径
一种网络备份系统的数据高速缓存方法
备份系统
高速缓存器
块设备
一种基于预比较的低功耗高速缓存设计
预比较
反相时钟
组相联Cache
一种基于流水化流应用的混合式高速缓存设计
流处理器
高速缓存
混合一致性协议
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种带指令高速缓存的8051 IP
来源期刊 机电工程 学科 工学
关键词 8051兼容内核 嵌入式FLASH程序存储器 指令高速缓存 AMBA总线 封装
年,卷(期) 2008,(10) 所属期刊栏目 计算机工程
研究方向 页码范围 67-70
页数 4页 分类号 TP368.2
字数 2518字 语种 中文
DOI 10.3969/j.issn.1001-4551.2008.10.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡欣幸 浙江大学超大规模集成电路设计研究所 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (39)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (1)
二级引证文献  (1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
8051兼容内核
嵌入式FLASH程序存储器
指令高速缓存
AMBA总线
封装
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
机电工程
月刊
1001-4551
33-1088/TM
大16开
浙江省杭州市大学路高官弄9号
32-68
1971
chi
出版文献量(篇)
6489
总下载数(次)
9
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导