基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章介绍了采用Xilinx公司的Virtex 4系列FPGA设计高速接收机中的DFT/IDFT处理器的实现方法及技巧.充分利用Virtex 4芯片的硬件资源,减少复杂逻辑,采用流水方式对复数数据实现了数字下变频、加窗、DFT、滤波、IDFT等运算.整个设计采用流水与并行方式,尽量避免瓶颈的出现,提高系统时钟频率,达到高速处理,满足高速解调的要求.
推荐文章
基于FPGA的高速定点FFT处理器的设计
FPGA
FFT处理器
流水线结构
并行技术
基4蝶形运算单元
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
基于FPGA的高速数据处理器的实现
计算机处理器技术
浮点加法器
FPGA
数据通道
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA实现高速全并行DFT/IDFT处理器的设计
来源期刊 空间电子技术 学科 工学
关键词 数字信号处理 现场可编程门阵列 快速傅里叶变换 加窗运算
年,卷(期) 2009,(4) 所属期刊栏目 遥感与数传
研究方向 页码范围 80-83
页数 4页 分类号 TP3
字数 2312字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨新权 16 65 4.0 7.0
2 李立 8 28 3.0 5.0
3 杨光文 5 3 1.0 1.0
4 谢耀菊 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (5)
二级引证文献  (2)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字信号处理
现场可编程门阵列
快速傅里叶变换
加窗运算
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
空间电子技术
双月刊
1674-7135
61-1420/TN
大16开
西安市165信箱
1971
chi
出版文献量(篇)
1737
总下载数(次)
9
总被引数(次)
6261
论文1v1指导