基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为在设计阶段快速评估集成电路的软错误率,以指导高可靠集成电路的设计,提出一种适用于组合逻辑电路和时序逻辑电路组合逻辑部分的快速软错误率自动分析平台HSECT-ANLY.采用精确的屏蔽概率计算模型来分析软错误脉冲在电路中的传播;用向量传播和状态概率传播的方法来克服重汇聚路径的影响,以提高分析速度;使用LL(k)语法分析技术自动解析Verilog网表,使分析过程自动化,且使得本平台可分析时序电路的组合逻辑部分.开发工作针对综合后Verilog网表和通用的标准单元库完成,使得HSECT-ANLY的实用性更强.对ISCAS'85和ISCAS'89 Benchmark电路进行分析实验的结果表明:文中方法取得了与同类文献相似的结果,且速度更快,适用电路类型更多,可自动分析电路的软错误率并指导高可靠集成电路的设计.
推荐文章
组合电路SET传播特性与软错误率分析
单粒子瞬态
软错误率
SET传输
组合逻辑
组合逻辑电路的软锚误率分析与加固
软错误
组合逻辑电路
SER
电路加固
关于组合逻辑电路中竞争-冒险的研究
组合逻辑电路
竞争-冒险
干扰消除
Protel 99 SE
“三开一灯”组合逻辑电路的多种设计方法
逻辑电路
设计方法
理实结合
学以致用
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 组合逻辑电路的软错误率自动分析平台
来源期刊 计算机辅助设计与图形学学报 学科 工学
关键词 软错误率 组合逻辑电路 时序逻辑电路 语法分析 高可靠
年,卷(期) 2009,(11) 所属期刊栏目 VLSI设计与测试及电子设计自动化
研究方向 页码范围 1661-1666
页数 6页 分类号 TN492|TP391.72
字数 5506字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 肖立伊 哈尔滨工业大学微电子中心 39 247 9.0 13.0
2 毛志刚 哈尔滨工业大学微电子中心 58 658 14.0 23.0
3 绳伟光 哈尔滨工业大学微电子中心 3 25 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (26)
参考文献  (12)
节点文献
引证文献  (6)
同被引文献  (3)
二级引证文献  (10)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(2)
  • 参考文献(0)
  • 二级参考文献(2)
1996(2)
  • 参考文献(0)
  • 二级参考文献(2)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(5)
  • 参考文献(5)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(4)
  • 参考文献(4)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(5)
  • 引证文献(3)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(5)
  • 引证文献(1)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
软错误率
组合逻辑电路
时序逻辑电路
语法分析
高可靠
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机辅助设计与图形学学报
月刊
1003-9775
11-2925/TP
大16开
北京2704信箱
82-456
1989
chi
出版文献量(篇)
6095
总下载数(次)
15
总被引数(次)
94943
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导