原文服务方: 现代电子技术       
摘要:
提出一种低功耗的运动估计硬件结构.该结构在并行GEA结构的基础上,对关键的绝对差和模块应用了差错复原机制,以对抗在工艺参数波动和彧工作电压超比例缩小(VOS)时可能产生的逻辑级时序错误.这里采用一个亚采样电路ISR-SSAD,将VOS技术和算法级容噪设计集成到绝对差和模块中,实现了该模块的差错检测和纠正,与原并行GEA结构相比,具有更低的功耗.计算结果表明,整个运动估计模块的功率可节省16%.
推荐文章
一种全搜索低功耗运动估计IP核的设计
全搜索块匹配
运动估计
低功耗
IP核
一种低功耗DCT硬件结构的设计
离散余弦变换
分布式算法
低功耗
一种新型全搜索运动估计IP核设计
改进型全搜索
运动估计
搜索窗缓存
基于运动估计算法的PE模块的低功耗设计
双电压设计
集群式电压调节
门控时钟
电平转化器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗容错运动估计硬件结构
来源期刊 现代电子技术 学科
关键词 运动估计 并行GEA 算法级容噪技术 电压超比例缩小 低功耗
年,卷(期) 2009,(22) 所属期刊栏目 集成电路设计
研究方向 页码范围 1-3
页数 3页 分类号 TN919.81
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2009.22.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王洪源 沈阳理工大学信息科学与工程学院 41 81 5.0 6.0
2 陈慕羿 沈阳理工大学信息科学与工程学院 22 24 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (4)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1993(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(3)
  • 二级参考文献(0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
运动估计
并行GEA
算法级容噪技术
电压超比例缩小
低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导