基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研究高级加密标准AES算法的加密解密流程,分析算法的执行热点,并提出一种基于可配置处理器的优化方法,设计适合于AES算法的处理器配置,实现多条AES算法专用指令,并采用硬件查找表技术提高新处理器算法对热点的执行能力.实验结果证明,此方法大大减少了多个热点的执行周期数,提高了AES算法的执行效率.
推荐文章
高效可配置浮点FFT处理器设计
快速傅里叶变换
可配置浮点设计
共享蝶形
单路径流水结构
基于一种可配置可扩展处理器的MELP语音算法的改进与实现
MELP
编码
解码
可配置
可扩展
处理器
一种媒体增强的可配置RISC微处理器核设计
精简指令集计算
媒体增强
流水线控制
可配置性
音频解码
基于FPGA的AES密码协处理器的设计和实现
协处理器
高级加密标准
现场可编程门阵列
密钥扩展
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于可配置处理器的AES算法设计
来源期刊 单片机与嵌入式系统应用 学科 工学
关键词 加密 AES算法 可配置 Xtensa处理器 TIE语言
年,卷(期) 2010,(3) 所属期刊栏目 新器件新技术
研究方向 页码范围 52-54
页数 分类号 TP309.7
字数 1865字 语种 中文
DOI 10.3969/j.issn.1009-623X.2010.03.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 洪一 20 237 9.0 15.0
5 黄光红 7 26 3.0 5.0
6 耿锐 4 25 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (16)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (4)
二级引证文献  (2)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
加密
AES算法
可配置
Xtensa处理器
TIE语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
单片机与嵌入式系统应用
月刊
1009-623X
11-4530/V
大16开
北京海淀区学院路37号《单片机与嵌入式系统应用》杂志社
2-765
2001
chi
出版文献量(篇)
7244
总下载数(次)
21
总被引数(次)
40339
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导