基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
嵌入式系统日益普遍.8位的处理器仍然是低端市场的主流,UART具有操作简单、工作可靠、抗干扰能力强等优点,广泛应用于嵌入式设备接口中.但是标准的8位处理器满足不了大量的串行接口设备的要求.分析了当前普遍采用的多UART的方法和Actel公司提供的标准8051和UART(通用异步收发器).在IP核的基础上,通过两块FPGA内部RAM,设计出一种"桥"的办法.用Verilog硬件描述语言实现多个UART的扩展,并在ModelSim中进行仿真验证,最后在Actel公司的FPGA(现场可编程门阵列)里进行实现.
推荐文章
基于FPGA的UART IP核设计与实现
IP核
UART
Verilog HDL
FPGA
基于FPGA的UART IP核设计与实现
通用异步收发器
IP核
FPGA
硬件描述语言
UART IP核的设计及其FPGA实现
自适应波特率发生器
异步FIFO
IP核
参数化
基于FPGA的UART设计实现及其验证方法
通用异步收发器
串口通信
现场可编程逻辑器件
有限状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于IP核的多UART扩展及其FPGA实现
来源期刊 计算机技术与发展 学科 工学
关键词 通用异步收发器 现场可编程门阵列 扩展
年,卷(期) 2010,(6) 所属期刊栏目 应用开发研究
研究方向 页码范围 188-191
页数 分类号 TP39
字数 2284字 语种 中文
DOI 10.3969/j.issn.1673-629X.2010.06.048
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 于忠清 25 151 6.0 11.0
2 郑鹭斌 13 28 4.0 5.0
3 卢俊文 10 14 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (16)
参考文献  (5)
节点文献
引证文献  (8)
同被引文献  (5)
二级引证文献  (6)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(3)
  • 引证文献(3)
  • 二级引证文献(0)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
通用异步收发器
现场可编程门阵列
扩展
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机技术与发展
月刊
1673-629X
61-1450/TP
大16开
西安市雁塔路南段99号
52-127
1991
chi
出版文献量(篇)
12927
总下载数(次)
40
总被引数(次)
111596
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导