作者:
原文服务方: 微电子学与计算机       
摘要:
采用一种新颖的甚低功耗SAR ADC结构技术,基于SMIC 0.18μm CMOS工艺,设计实现了一个8bit、15Ms/s SAR ADC的芯片电路.该ADC利用电荷分享技术实现数据的采样/保持和逐次逼近转换过程,同时采用了异步时序控制技术代替传统的同步时序控制方式,对SAR控制逻辑进行优化设计,使其在功耗和速度方面都达到优良的性能.仿真结果显示该ADC能在15Ms/s的采样率下正常工作,平均功耗仅为518μW,整体性能优值FOM值达到了0.18pJ/Cony,远低于传统结构.
推荐文章
高性能低功耗10 bit 100 MS/s SAR ADC
高性能
低功耗
模数转换器
逐次逼近寄存器
优值(FOM)
动态预放大锁存比较器
基于CNFET的三值逐次逼近ADC设计
三值逻辑
CNFET
低功耗
ADC
逐次逼近
一种低功耗8位300 MS/s异步SAR ADC
高速
低功耗
SARADC
品质因数
应用于可穿戴式设备的超低功耗SAR ADC研究与设计
集成电路
超低功耗
电容拆分
逐次逼近型
模数转换器
可穿戴式
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 甚低功耗15Ms/s逐次逼近型ADC的设计实现
来源期刊 微电子学与计算机 学科
关键词 A/D转换器 逐次逼近 甚低功耗 异步控制技术
年,卷(期) 2010,(2) 所属期刊栏目
研究方向 页码范围 75-79
页数 5页 分类号 TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 贺炜 西安邮电学院电子与信息工程系 8 20 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (7)
参考文献  (5)
节点文献
引证文献  (6)
同被引文献  (2)
二级引证文献  (1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1987(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(4)
  • 参考文献(3)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(3)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
A/D转换器
逐次逼近
甚低功耗
异步控制技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导