基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种应用于可重构处理器中的流水线配置技术,能够有效减低配置时间,提高应用程序的执行速度.可重构处理器包括通用处理器和一个粗颗粒度的可重构阵列.可重构阵列将处理应用中占据大量执行时间的循环,这些循环将被分解为不同的行在阵列上以流水线的方式执行.该技术在FPGA验证系统上得到了验证.验证的应用包括H.264基准中的整数离散余弦变换和运动估计.相比传统的可重构处理器PipeRench, MorphoSys以及TI的DSP TMS320DM642有大约3.5倍的性能提升.
推荐文章
一种针对可重构处理器流水线简化编程的设计范式
可重构处理器
流水线
设计范式
32位CISC微处理器流水线的设计
微处理器
流水线
CISC
数据相关
一种可重构流水线ADC的设计
多标准无线通信系统
流水线A/D转换器
可重构控制
性能仿真
图形处理器流水线数据压缩技术研究综述
图形处理器
数据压缩
3D渲染流水线
功耗效率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 流水线配置技术在可重构处理器中的应用
来源期刊 计算机工程 学科 工学
关键词 可重构处理器 循环映射 流水线配置
年,卷(期) 2010,(8) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 227-229,232
页数 4页 分类号 TP39
字数 2349字 语种 中文
DOI 10.3969/j.issn.1000-3428.2010.08.080
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘雷波 清华大学信息科学与技术国家实验室清华大学微电子所 33 205 8.0 13.0
2 魏少军 清华大学信息科学与技术国家实验室清华大学微电子所 66 406 9.0 18.0
3 于苏东 清华大学信息科学与技术国家实验室清华大学微电子所 3 32 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (8)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(3)
  • 引证文献(3)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可重构处理器
循环映射
流水线配置
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导