原文服务方: 微电子学与计算机       
摘要:
L32嵌入式处理器是自主研发的一种CISC 32位处理器,面向控制领域,能进行32位、16位、8位和1位算数逻辑运算,其三级流水线结构已通过Verilog HDL实现和验证。以此为基础,设计并实现了一种六级动态流水线方案,把原需要两个时钟周期的加法器拆分为两级,提高了8位数的运算速度;把原执行级按最慢指令执行周期分为4级,但每条指令无需都经过这4级,既实现了需要多时钟周期执行指令的并行执行,又能使原只需要一个时钟周期执行的指令一个时钟周期后就能执行完毕。通过NC‐verilog综合验证和Debbusy波形分析,结果显示所设计的六级动态流水线方案有较高的吞吐率。
推荐文章
32位RISC微处理器流水线设计
微处理器
精简指令集
流水线
低功耗
32位CISC微处理器流水线的设计
微处理器
流水线
CISC
数据相关
基于 FPGA的六级流水线 MIPS处理器设计
MIPS
流水线处理器
冲突
FPGA
"龙腾(R)R2"微处理器流水线的设计及优化
'龙腾(R)R2'微处理器
流水线
优化
相关处理
异常
指令预取队列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 L32嵌入式处理器动态流水线的设计与实现
来源期刊 微电子学与计算机 学科
关键词 嵌入式处理器 动态流水线 加法器 并行执行 吞吐率
年,卷(期) 2014,(12) 所属期刊栏目
研究方向 页码范围 34-37
页数 4页 分类号 TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘志鹏 西北农林科技大学信息工程学院 4 81 3.0 4.0
2 来智勇 西北农林科技大学信息工程学院 11 34 4.0 5.0
3 张云龙 西北农林科技大学信息工程学院 2 31 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (8)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
嵌入式处理器
动态流水线
加法器
并行执行
吞吐率
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导