原文服务方: 微电子学与计算机       
摘要:
国内基于RISC-V指令集的嵌入式处理器的研究在近几年内得到了快速发展.在性能评估研究上多集中于2-3级流水的小规模、低功耗处理器,针对5级流水架构处理器的性能量化研究较少.针对该问题,在传统5级顺序流水架构的基础上,分别从RISC-V指令预测、流水线机制、乘除法算法、存储架构等方面分析处理器优化的策略.针对不同策略优化的处理器以AHB片上互联、APB桥接的方案实现外部模块的搭载.在FPGA上完成软硬件协同仿真验证,并在Xilinx的XC7K325T开发板上运行性能评估测试程序CoreMark,依据运行结果着重分析不同静态预测算法、不同周期乘除法运算、外挂存储的容量与设计等因素对处理器的影响.最终实现的处理器基于RV32IMZicsr架构,采用了半静态预测(资源优化)、流水线检测转发机制(处理优化)、短周期乘除法(计算优化)、最优存储架构(取指与访存优化)等性能优化策略.CoreMark跑分达到3.06 CoreMark/MHz。
推荐文章
基于FPGA流水线RISC微处理器的设计
RISC
流水线
相关性问题解决
五级流水线RISC-V处理器软硬件协同仿真验证
RISC-V处理器
流水线
数据冒险
SoC技术
32位CISC微处理器流水线的设计
微处理器
流水线
CISC
数据相关
"龙腾(R)R2"微处理器流水线的设计及优化
'龙腾(R)R2'微处理器
流水线
优化
相关处理
异常
指令预取队列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 五级流水线RISC-V处理器的研究与性能优化
来源期刊 微电子学与计算机 学科 工学
关键词 RISC-V 5级流水线 性能 CoreMark 存储架构 AHB
年,卷(期) 2022,(3) 所属期刊栏目 数字电路与系统
研究方向 页码范围 78-85
页数 7页 分类号 TP332
字数 语种 中文
DOI 10.19304/J.ISSN1000-7180.2021.0856
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2022(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RISC-V
5级流水线
性能
CoreMark
存储架构
AHB
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
论文1v1指导