基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍实现动态局部可重构的方法,以EAPR流程为例,阐述通过时/空复用技术实现动态局部自动重构的基本过程.在此基础上,使用芯片内嵌的硬核处理器Power PC405来调度和管理芯片上其他可编程逻辑资源的自重构过程.在Virtex-Ⅱ Pro开发板上进行验证,结果表明,使用较小容量的FPGA硬件资源,可完成超过其容量规模的系统设计.
推荐文章
基于EAPR的动态部分可重构系统研究及实现
现场可编程门阵列
早期获取
动态可重构
内部配置接口
基于EAPR的FPGA局部动态重构实现
EAPR技术
现场可编程门阵列
局部动态重构
FPGA动态局部可重构中基于TBUF总线宏设计
FPGA动态局部可重构
总线宏
三态缓冲器
FPGA编辑器
基于FPGA的动态可重构系统设计与实现
可重构计算
FPGA
动态可重构
局部重构
Virtex-4配置
JTAG(边界扫描)链
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于EAPR流程的动态局部可重构实现
来源期刊 计算机工程 学科 工学
关键词 EAPR流程 现场可编程门阵列 动态局部可重构 时/空复用
年,卷(期) 2010,(23) 所属期刊栏目
研究方向 页码范围 252-254
页数 分类号 TP311.52
字数 2940字 语种 中文
DOI 10.3969/j.issn.1000-3428.2010.23.085
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张杰 北京化工大学信息科学与技术学院 60 501 11.0 20.0
2 关永 首都师范大学信息工程学院 95 1336 17.0 33.0
3 薛建伟 北京化工大学信息科学与技术学院 1 13 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (13)
同被引文献  (17)
二级引证文献  (18)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(9)
  • 引证文献(8)
  • 二级引证文献(1)
2016(5)
  • 引证文献(0)
  • 二级引证文献(5)
2017(6)
  • 引证文献(0)
  • 二级引证文献(6)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
EAPR流程
现场可编程门阵列
动态局部可重构
时/空复用
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导