作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章从FPGA逻辑编程设计技术、EMC技术、高速电路PCB设计技术等几个方面介绍了时统接收处理模块的抗干扰设计及其实现方法,实现了同步脉冲的提取、对时功能、自守时、脉宽调制等功能,提高了同步精度和抗干扰性.解决了传统时统模块定时精度不高、设置固定只能满足单一需求等问题.
推荐文章
FPGA中信号可靠性设计的方法研究
FPGA
抖动抑制
时钟域处理
信号质量
基于CPLD的自适应高精度时统模块设计
时统模块
高精度
自适应
数学模型
基于三模冗余架构的航天器FPGA可靠性设计
三模冗余架构
航天器FPGA
拓扑结构
通信串口
缓存队列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的时统模块可靠性设计
来源期刊 电子技术 学科 工学
关键词 同步精度 可编程门阵列 时统 紧凑型PCI
年,卷(期) 2011,(6) 所属期刊栏目 电子技术研发
研究方向 页码范围 5-7
页数 分类号 TN791
字数 3190字 语种 中文
DOI 10.3969/j.issn.1000-0755.2011.06.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄睿芳 4 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (10)
二级引证文献  (6)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(4)
  • 引证文献(3)
  • 二级引证文献(1)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
同步精度
可编程门阵列
时统
紧凑型PCI
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导