基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
当集成电路制造工艺水平发展到超深亚微米阶段,漏流功耗所占的比例越来越大,成为微处理器功耗的重要来源.漏流功耗同电压、漏电流和晶体管数量等因素密切相关.Cache是微处理器中面积较大的部件,对其漏流功耗进行优化是微处理器低功耗设计的首要任务.除了采取工艺上的改进措施外,cache漏流功耗可以通过把握或改变cache的工作状态来进行体系结构级的自适应优化.提出了基于“逻辑路”的cache动态容量调整策略.模拟结果显示,在相联度较高的cache中,基于“逻辑路”的动态容量调整策略可以在几乎不影响性能的前提下,将cache的漏流功耗降低约76.6%.
推荐文章
一种基于统计信息的Cache漏流功耗估算模型
统计
Cache
漏流功耗
估算模型
LRU-Assist:一种高效的Cache漏流功耗控制算法
微处理器
cache功耗
漏电流
LRU-assist
一种DSP指令Cache的功耗优化策略?
DSP
Cache功耗优化
NPOWP策略
静态漏流功耗
功率优化策略
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Cache漏流功耗的自适应优化:动态容量调整
来源期刊 国防科技大学学报 学科 工学
关键词 微处理器 高速缓冲存储器 漏流功耗 容量调整
年,卷(期) 2011,(6) 所属期刊栏目 计算机工程·电子工程
研究方向 页码范围 17-23
页数 分类号 TP302.7
字数 6105字 语种 中文
DOI 10.3969/j.issn.1001-2486.2011.06.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周宏伟 国防科技大学计算机学院 16 31 3.0 4.0
2 张承义 国防科技大学计算机学院 5 9 2.0 3.0
3 郭维 国防科技大学计算机学院 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (2)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(3)
  • 参考文献(1)
  • 二级参考文献(2)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(3)
  • 参考文献(3)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
微处理器
高速缓冲存储器
漏流功耗
容量调整
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
国防科技大学学报
双月刊
1001-2486
43-1067/T
大16开
湖南省长沙市开福区德雅路109号
42-98
1956
chi
出版文献量(篇)
3593
总下载数(次)
5
总被引数(次)
31889
论文1v1指导