原文服务方: 西安交通大学学报       
摘要:
为了提高片上网络中最优化计算的动态规划电路的速度和精确度,提出了一种CMOS电流模式的winner-take-all/loser-take-all(WTA/LTA)电路.该电路设计了一个可再生结构放大输入电流的差距并加速比较,从而提高了电流比较的解析度和速度;使用了输出选择的方式来减小电流镜引起的失配误差,从而改善了输出电流的精确度.采用TSMC 180 nm工艺技术和1.3V工作电压的仿真实验表明,所提出的WTA/LTA电路可以达到1nA的解析度和99.5%的精确度,同时具有高速、低功耗特性.使用该电路作为基本计算单元的八节点动态规划电路,在相同仿真条件下与未改进的动态规划电路相比,计算延迟减小约60%,同时精确度提高约80%.
推荐文章
一种新型的高性能CMOS电流比较器电路
电流比较器
电流型电路
CMOS模拟集成电路
高性能电流型CMOS显性脉冲触发器设计
电流型CMOS电路
脉冲触发器
高性能
混合集成电路
一种改善CMOS图像传感器性能的复位控制电路设计
CMOS图像传感器
复位控制电路
双斜率积分
软硬结合复位
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新型高性能CMOS电流模式的动态规划电路
来源期刊 西安交通大学学报 学科
关键词 CMOS电路 电流模式 WTA/LTA电路 动态规划 最优化
年,卷(期) 2012,(6) 所属期刊栏目
研究方向 页码范围 29-35
页数 分类号 TN432
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 庄奕琪 西安电子科技大学微电子学院 183 1168 15.0 22.0
2 杜永乾 西安电子科技大学微电子学院 11 78 5.0 8.0
3 景鑫 西安电子科技大学微电子学院 7 57 5.0 7.0
4 李振荣 西安电子科技大学微电子学院 12 33 4.0 4.0
5 汤华莲 西安电子科技大学微电子学院 19 89 5.0 8.0
6 戴力 西安电子科技大学微电子学院 5 34 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (17)
共引文献  (15)
参考文献  (9)
节点文献
引证文献  (4)
同被引文献  (8)
二级引证文献  (2)
1983(2)
  • 参考文献(0)
  • 二级参考文献(2)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(2)
  • 参考文献(0)
  • 二级参考文献(2)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(3)
  • 参考文献(1)
  • 二级参考文献(2)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(3)
  • 参考文献(3)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
CMOS电路
电流模式
WTA/LTA电路
动态规划
最优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安交通大学学报
月刊
0253-987X
61-1069/T
大16开
1960-01-01
chi
出版文献量(篇)
7020
总下载数(次)
0
总被引数(次)
81310
论文1v1指导