基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对通信系统数字信号处理中的时钟前沿抖动问题,给出时钟时域抖动和漂移的定义.在推导时域抖动和频域相位噪声关系式的基础上,对时钟的前沿抖动进行了测量和分析,指出偏离载波远端的相位噪声是构成抖动的主要因素.研究通过窄带锁相环(PLL)提纯时钟的方法,给出了提纯PLL的具体设计过程中主要环路参数:阻尼系数ζ和自然角频率ωn的选取和计算过程,说明设计过程中的注意事项.实现了对高抖动时钟信号的提纯.
推荐文章
基于FPGA的低抖动时钟锁相环设计方法
锁相环
数字时钟管理器
FPGA
可移植性
基于DDS+PLL技术的高频时钟发生器
直接数字频率合成
锁相环
相位噪声
杂散抑制
用于高速模数转换器的电荷泵型低抖动时钟管理电路
流水线ADC
时钟管理电路
电荷泵
占空比稳定
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 利用PLL减小时钟前沿抖动的研究
来源期刊 无线电工程 学科 工学
关键词 相位噪声 环路参数 前沿抖动 PLL
年,卷(期) 2013,(2) 所属期刊栏目 专题技术与工程应用
研究方向 页码范围 52-54
页数 3页 分类号 TN911.8
字数 2624字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴俊晨 中国电子科技集团公司第五十四研究所 6 30 4.0 5.0
2 任文成 中国电子科技集团公司第五十四研究所 8 28 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (12)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (7)
二级引证文献  (3)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
相位噪声
环路参数
前沿抖动
PLL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电工程
月刊
1003-3106
13-1097/TN
大16开
河北省石家庄市174信箱215分箱
18-150
1971
chi
出版文献量(篇)
5453
总下载数(次)
12
总被引数(次)
20875
论文1v1指导