基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对DVB-S2标准中的LDPC码编码器,提出了一种基于FPGA的通用LDPC编码器设计,该编码器具有多码率通用的特点,并且利用IPCORE构造出多个ROM和RAM,实现了在同一信息位输入时所有与之关联校验位的并行处理,提高了编码速度.经试验测试表明,编码器能够稳定工作,处理速率约为63.371 Mbit/s,满足DVB-S2中不同码率下LDPC编码器的需求.
推荐文章
DVB-S2中LDPC码编码器的FPGA设计与实现
DVB-S2
LDPC码
FPGA
编码器
DVB-S2标准LDPC码编码算法研究
DVB-S2
低密度奇偶校验码
非规则重复累加码
AWGN
DVB-S2标准 LDPC码的算法研究和仿真
DVB-S2标准
LDPC码
BP算法
基于FPGA的DVB-S2 LDPC编码器的设计与实现
DVB-S2标准
LDPC编码器
宽带多媒体卫星系统
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DVB-S2的通用LDPC编码器的FPGA设计
来源期刊 电视技术 学科 工学
关键词 DVB-S2 现场可编程门阵列 通用编码器 低密度奇偶校验码
年,卷(期) 2013,(1) 所属期刊栏目 数字电视
研究方向 页码范围 1-3,7
页数 4页 分类号 TN941.4
字数 2390字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王勇 四川大学电子信息学院 156 990 17.0 26.0
2 植涌 四川大学电子信息学院 20 115 7.0 10.0
3 闫国强 四川大学电子信息学院 1 2 1.0 1.0
4 程伟丽 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (8)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (5)
二级引证文献  (1)
1962(2)
  • 参考文献(0)
  • 二级参考文献(2)
1996(2)
  • 参考文献(1)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DVB-S2
现场可编程门阵列
通用编码器
低密度奇偶校验码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导