原文服务方: 湖南大学学报(自然科学版)       
摘要:
针对片上网络的设计和优化问题,提出了一种基于多FPGA的片上网络模拟平台结构,用于加速片上网络的功能验证和性能评估.通过层次化设计和分布式流量管理器等技术,有效地提高了系统的灵活性,加速了片上网络的设计空间搜索.实验结果表明,多FPGA模拟平台不仅相对于传统的软件仿真具有500~10 000倍的加速比,与其他片上网络模拟平台相比也具有明显的速度优势.
推荐文章
基于FPGA的片上网络通信架构设计
片上系统
片上网络
FPGA平台
仿真与验证
可配置片上网络性能评估平台
片上网络
验证平台
性能评估
FPGA
基于 RapidIO的片上网络扩展接口设计与实现
RapidIO
片上网络
片间通信
扩展接口
4×4片上网络芯片的设计及FPGA验证
片上网络
FPGA验证
物理设计
通信架构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于多FPGA的片上网络模拟平台设计和实现
来源期刊 湖南大学学报(自然科学版) 学科
关键词 现场可编程门阵列(FPGA) 模拟平台 片上网络 软硬件
年,卷(期) 2013,(6) 所属期刊栏目 机电工程
研究方向 页码范围 64-68
页数 5页 分类号 TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵淳 中国科学院微电子研究所 3 6 2.0 2.0
2 梁利平 中国科学院微电子研究所 47 126 7.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (4)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程门阵列(FPGA)
模拟平台
片上网络
软硬件
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
湖南大学学报(自然科学版)
月刊
1674-2974
43-1061/N
16开
1956-01-01
chi
出版文献量(篇)
4768
总下载数(次)
0
总被引数(次)
41941
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导