基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
众核芯片系统存在吞吐量低、加速比不能与其片内处理核数的增长成线性比例等问题,无法发挥出相应的计算能力,目前的众核微体系结构并不匹配MapReduce运行时.针对上述问题,为实现高性能众核芯片系统巨大计算和处理能力目标,文中分析了众核MapReduce的执行模型,基于DOT模型构建了众核存储体系,对其中的片上网络、通信模式、访存流程及基于此的MapReduce存储模式进行了设计.实验数据表明,和Tile结构相比,基于该三维存储体系的众核系统的吞吐量能提高1.2倍,加速比和片内处理核数接近线性关系.
推荐文章
面向众核处理器的独立调试系统设计方法
硅调试
片上网络
踪迹数据
调试事件矩阵
时间戳
网络处理器体系结构分析
网络处理器
体系结构
并行处理
三维众核片上处理器存储架构研究
三维集成电路
三维片上众核多处理器
非均匀高速缓存
存储器架构
基于众核处理器的多计算模式构造技术研究
嵌入式系统
众核处理器
GPU
CUDA
Kepler
计算模式
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 面向云计算的众核处理器三维存储体系结构研究
来源期刊 北京理工大学学报 学科 工学
关键词 MapReduce 三维存储体系 片上网络 众核
年,卷(期) 2014,(4) 所属期刊栏目 信息与控制
研究方向 页码范围 363-369
页数 分类号 TP311
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谌洪茂 东华理工大学信息工程学院 9 35 3.0 5.0
2 谭海 北京理工大学计算机学院 5 9 1.0 3.0
6 李国强 北京理工大学计算机学院 3 34 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
MapReduce
三维存储体系
片上网络
众核
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北京理工大学学报
月刊
1001-0645
11-2596/T
大16开
北京海淀区中关村南大街5号
82-502
1956
chi
出版文献量(篇)
5642
总下载数(次)
13
总被引数(次)
57269
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导