基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种由多种粗粒度、功能可配置的可重构算子组成的新型FPGA结构——可重构算子阵列结构,能完全替代细粒度的基于查找表的可编程逻辑单元,降低配置加载时间,同时电路速度具有可比性.可重构算子分为运算类、控制类、路径类和存储类,像电路指令集一样可支撑所有电路的实现.互连结构分为全局互连、局部互连和IO互连,分别承载远距离、邻近和系统外部的数据传输,互连开关采用通用开关阵列的形式.互连线段分为组线和单线两种,其中组线的位宽大于1比特,其行为一致,从而减小开关数目,提高传输速度.为了对该阵列结构进行性能分析和结构探索,还针对该结构进行建模,通过结构文件快速生成不同的结构,可作为深入研究的有效手段.
推荐文章
可重构处理器阵列的系统级建模研究
粗粒度可重构体系结构
处理器阵列
SystemC事务级建模
可重构阵列中容错结构的设计与仿真
可重构阵列
处理单元
故障
硬件开销
面向对数与指数函数的可重构阵列结构
对数函数
指数函数
可编程
可重构
阵列处理器
可重构阵列自主容错方法
数字测控系统
可重构硬件
芯片级自主容错
在线布局布线
硬件辅助布线
乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可重构算子阵列的结构和建模
来源期刊 北京大学学报(自然科学版) 学科 工学
关键词 FPGA 可重构算子 结构建模 互连结构
年,卷(期) 2014,(4) 所属期刊栏目
研究方向 页码范围 761-767
页数 7页 分类号 TP492
字数 3075字 语种 中文
DOI 10.13209/j.0479-8023.2014.131
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王新安 北京大学深圳研究生院集成微系统科学工程与应用重点实验室 59 187 6.0 11.0
2 雍珊珊 北京大学深圳研究生院集成微系统科学工程与应用重点实验室 20 91 4.0 9.0
3 曹颖 北京大学深圳研究生院集成微系统科学工程与应用重点实验室 10 94 5.0 9.0
4 张芳妮 北京大学深圳研究生院集成微系统科学工程与应用重点实验室 1 2 1.0 1.0
5 史小龙 北京大学深圳研究生院集成微系统科学工程与应用重点实验室 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (2)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
可重构算子
结构建模
互连结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北京大学学报(自然科学版)
双月刊
0479-8023
11-2442/N
16开
北京海淀北京大学校内
2-89
1955
chi
出版文献量(篇)
3152
总下载数(次)
8
总被引数(次)
52842
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导