基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
最新视频编码标准高效视频编码( HEVC )将8抽头内插值滤波器应用于分数像素运动估计中。相比H.264/AVC标准中使用的6抽头内插值滤波器,虽然提高了精确度,但增大了超大规模集成电路( VLSI)实现的面积。为此,设计一个内插值滤波器VLSI架构。为便于VLSI实现,提出一种快速内插值滤波算法,并在此基础上,构造可重构配置和单元块复用的内插值滤波器VLSI架构,以降低硬件的实现面积。实验结果表明,与未优化的VLSI架构相比,该架构能降低实现面积和提高工作频率,节省大量的存储RAM,可支持4∶2∶0格式的3840×2160视频序列的实时处理。
推荐文章
面向HEVC的高效插值滤波VLSI架构设计
高效视频编码
复用
双通道插值滤波器
架构设计
高吞吐率的高效视频编码熵编码并行硬件架构设计
高效视频编码
熵编码
波前并行处理
一种高效多标准视频解码器架构研究与设计
多标准
视频解码器
可编程
协处理器
便笺存储器
H.264解码器
架构设计
一种视频缩放插值算法的FPGA实现
插值算法
视频缩放
视频后处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高效视频编码插值滤波VLSI架构设计
来源期刊 计算机工程 学科 工学
关键词 高效视频编码 运动估计 插值滤波 复用 架构设计 数据分割
年,卷(期) 2015,(4) 所属期刊栏目 ?多媒体技术及应用?
研究方向 页码范围 257-262
页数 6页 分类号 TN919.81
字数 3331字 语种 中文
DOI 10.3969/j.issn.1000-3428.2015.04.049
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 段哲民 西北工业大学电子信息学院 131 829 14.0 19.0
2 李茸 西北工业大学电子信息学院 10 15 2.0 3.0
3 连晓聪 西北工业大学电子信息学院 1 2 1.0 1.0
4 周巍 西北工业大学电子信息学院 26 123 7.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (30)
共引文献  (35)
参考文献  (12)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(4)
  • 参考文献(0)
  • 二级参考文献(4)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(5)
  • 参考文献(0)
  • 二级参考文献(5)
2011(5)
  • 参考文献(2)
  • 二级参考文献(3)
2012(13)
  • 参考文献(3)
  • 二级参考文献(10)
2013(7)
  • 参考文献(6)
  • 二级参考文献(1)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高效视频编码
运动估计
插值滤波
复用
架构设计
数据分割
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
论文1v1指导