基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足HEVC(High Efficiency Video Coding)标准解码器中数据高吞吐率和高访存量的要求, 提出了一种面向HEVC的高效率分像素插值滤波VLSI(Very Large Scale Integration)架构设计.在HEVC标准分像素插值算法的基础上, 构造高并行度和流水线的插值滤波VLSI架构;利用滤波器系数反转对称性, 设计可复用8阶滤波器结构, 以减少滤波器硬件面积;在传统的单输入通道插值器的基础上, 设计两路并行的8输入插值器, 以提高数据吞吐量.实验结果表明, 该设计能在频率为34.2 MHz下完成1 920×1 080@30帧/s视频解码需求, 同时, 能够满足3 840×2 160@60帧/s视频的实时传输.
推荐文章
一种高效视频编码插值滤波VLSI架构设计
高效视频编码
运动估计
插值滤波
复用
架构设计
数据分割
H.264分像素插值滤波方法及其VLSI实现
H.264/AVC
视频编码
分数运动估计
插值滤波器
VLSI
HEVC帧内预测Planar和DC模式的VLSI架构设计
高效视频编码
帧内预测
Planar模式
DC模式
超大规模集成电路
基于流水的HEVC IDCT/IDST模块VLSI设计
视频编码
HEVC
IDCT
VLSI
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 面向HEVC的高效插值滤波VLSI架构设计
来源期刊 吉林大学学报(信息科学版) 学科 工学
关键词 高效视频编码 复用 双通道插值滤波器 架构设计
年,卷(期) 2017,(3) 所属期刊栏目 电子科学与工程
研究方向 页码范围 221-228
页数 8页 分类号 TN919.81
字数 4452字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王刚 吉林大学通信工程学院 119 711 14.0 22.0
3 陈贺新 吉林大学通信工程学院 130 702 15.0 20.0
4 陈绵书 吉林大学通信工程学院 33 140 7.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (31)
共引文献  (6)
参考文献  (9)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (0)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(5)
  • 参考文献(2)
  • 二级参考文献(3)
2009(7)
  • 参考文献(1)
  • 二级参考文献(6)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(5)
  • 参考文献(2)
  • 二级参考文献(3)
2012(4)
  • 参考文献(1)
  • 二级参考文献(3)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(3)
  • 参考文献(3)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高效视频编码
复用
双通道插值滤波器
架构设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
吉林大学学报(信息科学版)
双月刊
1671-5896
22-1344/TN
大16开
长春市南湖大路5372号
1983
chi
出版文献量(篇)
2333
总下载数(次)
2
总被引数(次)
16807
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导