基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在对新一代高效视频编码(High Efficiency Video Coding,HEVC)帧内预测Planar和DC模式算法分析的基础上,分别提出了高效的超大规模集成电路(Very Large Scale Integration Circuit,VLSI)设计方案,旨在解决处理延时较长、资源占用较大的问题.针对Planar模式,提出一种在重组、合并算法的基础上,预测块复用的架构;针对DC模式,提出一种dcValue计算和滤波的基本块分离、各自复用不同块的架构.实验结果表明:所提架构与其他两种同类型架构相比,Planar模式实现平均处理延时减少了21%,资源消耗分别减少了14.7%和7% ;DC模式实现平均处理延时减少了55%,同时资源消耗减少了22%和15%,能够满足1 920×1 080@30 f/s视频序列实时编码的需求.
推荐文章
HEVC帧内预测Planar和DC模式的VLSI架构设计与实现
高性能视频编码标准(HEVC)
帧内预测
planar模式
DC模式
超大规模集成电路(VLSI)架构设计
面向HEVC的高效插值滤波VLSI架构设计
高效视频编码
复用
双通道插值滤波器
架构设计
一种HEVC快速帧内模式判断算法
视频编码
高效率视频编码HEVC
帧内预测
模式选择
一种 HEVC 帧内预测模式快速选择算法
视频编码
H .265/HEVC
帧内预测
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 HEVC帧内预测Planar和DC模式的VLSI架构设计
来源期刊 计算机工程与应用 学科 工学
关键词 高效视频编码 帧内预测 Planar模式 DC模式 超大规模集成电路
年,卷(期) 2019,(17) 所属期刊栏目 理论与研发
研究方向 页码范围 63-67
页数 5页 分类号 TP302
字数 4458字 语种 中文
DOI 10.3778/j.issn.1002-8331.1812-0041
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘新闯 西安邮电大学电子工程学院 6 0 0.0 0.0
2 蒋林 西安科技大学集成电路实验室 7 3 1.0 1.0
3 贺飞龙 西安邮电大学计算机学院 5 0 0.0 0.0
4 田璞 西安邮电大学电子工程学院 2 0 0.0 0.0
5 周金娜 西安邮电大学计算机学院 3 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (4)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(6)
  • 参考文献(1)
  • 二级参考文献(5)
2013(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(4)
  • 参考文献(1)
  • 二级参考文献(3)
2015(3)
  • 参考文献(2)
  • 二级参考文献(1)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高效视频编码
帧内预测
Planar模式
DC模式
超大规模集成电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导