基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对EAPR设计资料中缺少实现动态模块间的总线宏通信问题,提出了在动态模块间分别配置一级总线宏的解决方法。依托Xilinx公司配套开发软件,以ML505开发板为硬件平台进行实验。通过仿真验证,该方法能够实现动态模块间的总线宏通信,为实际工程中EAPR的广泛推广提供了参考。
推荐文章
FPGA动态局部可重构中基于TBUF总线宏设计
FPGA动态局部可重构
总线宏
三态缓冲器
FPGA编辑器
FPGA中Slice总线宏的设计实现及应用
FPGA
局部动态重配置
总线宏
Slice
基于EAPR的动态部分可重构系统研究及实现
现场可编程门阵列
早期获取
动态可重构
内部配置接口
FPGA动态局部可重构中基于TBUF总线宏设计
FPGA动态局部可重构
总线宏
三态缓冲器
FPGA编辑器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 EAPR设计中动态模块间总线宏实现方法
来源期刊 产业与科技论坛 学科
关键词 EAPR 动态模块 总线宏
年,卷(期) 2015,(19) 所属期刊栏目 科技创新
研究方向 页码范围 57-58
页数 2页 分类号
字数 1974字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵鹏 4 4 1.0 2.0
2 申正义 20 32 3.0 4.0
3 张勇 10 27 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (7)
二级引证文献  (4)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(4)
  • 参考文献(1)
  • 二级参考文献(3)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
EAPR
动态模块
总线宏
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
产业与科技论坛
半月刊
1673-5641
13-1371/F
大16开
河北省石家庄市
18-181
2006
chi
出版文献量(篇)
43551
总下载数(次)
161
总被引数(次)
66232
论文1v1指导