原文服务方: 微电子学与计算机       
摘要:
由于 SM4算法在 CBC 模式下存在从电路的输出端到输入端的反馈路径,所以流水线技术难以提高电路的吞吐率.针对这一问题,提出一种逻辑化简方法,使 SM4加解密算法中每一个轮函数的关键路径减少1级异或门延时.基于这种方法,实现了一种4轮合1的 SM4电路,在该电路的关键路径中可以减少4级异或门延时,且该电路与本文的其他方案相比有更高的单位面积吞吐率.ASIC 实现的综合结果表明,4轮合1的 SM4电路在 CBC模式下的吞吐率达到5.24 Gb/s,高于已发表的同类设计.
推荐文章
SM4算法CTR模式的高吞吐率ASIC实现
加密
SM4算法
ASIC实现
CTR模式
高吞吐率
分组密码算法SM4的低复杂度实现
SM4算法
分组密码算法
低复杂度
硬件复用
现场可编程门阵列
特定用途集成电路实现
SM4的快速软件实现技术
SM4
软件优化实现
SIMD技术
SM4算法在无线通信中的硬件实现与应用
SM4
现场可编程门阵列(FPGA)
无线通信
物理层加密
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SM4算法 CBC 模式的高吞吐率 ASIC 实现
来源期刊 微电子学与计算机 学科
关键词 SM4 CBC 模式 高吞吐率 ASIC 实现
年,卷(期) 2016,(10) 所属期刊栏目
研究方向 页码范围 13-18
页数 6页 分类号 TN49
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李树国 清华大学微电子学研究所 37 235 8.0 13.0
5 符天枢 清华大学微电子学研究所 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (25)
参考文献  (4)
节点文献
引证文献  (7)
同被引文献  (15)
二级引证文献  (1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
SM4
CBC 模式
高吞吐率
ASIC 实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导