原文服务方: 现代电子技术       
摘要:
由于整套测试系统是嵌入在飞行体等被测目标体内,所以存储测试对测试系统提出了微体积、微功耗、高性能、高可靠性等严格的要求。而传统的存储测试系统越来越显得捉襟见肘,如今片上可编程系统(SoPC)技术的发展为减小系统体积、降低系统功耗、提高系统可靠性提供了有效的技术手段。在传统存储测试理论的基础上,结合SoPC技术,对基于SoPC的嵌入式飞行体微型存储测试系统进行了设计。相比于传统的存储测试系统,基于SoPC的存储测试系统体积缩小了一半,采样率、运算速度和存储容量都得到了大幅度提升。
推荐文章
基于SoPC的嵌入式系统设计技术
片上可编程系统
嵌入式系统
基于SoC的嵌入式DRAM存储器内建自测试设计
片上系统
嵌入式DRAM
内建自测试
循环移位寄存器
基于嵌入式SOPC的ABS控制器设计
可编程门阵列
NI0SII
防死锁刹车系统控制器
可编程系统芯片
基于嵌入式系统的设备测试系统设计
嵌入式系统
测试系统
S3C2410
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SoPC的嵌入式飞行体存储测试系统
来源期刊 现代电子技术 学科
关键词 片上可编程系统 存储测试 飞行体 微体积
年,卷(期) 2016,(20) 所属期刊栏目 计算机应用技术
研究方向 页码范围 35-38,43
页数 5页 分类号 TN98-34|TN06
字数 语种 中文
DOI 10.16652/j.issn.1004-373x.2016.20.010
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (44)
共引文献  (56)
参考文献  (11)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(5)
  • 参考文献(1)
  • 二级参考文献(4)
2008(4)
  • 参考文献(0)
  • 二级参考文献(4)
2009(5)
  • 参考文献(0)
  • 二级参考文献(5)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(8)
  • 参考文献(0)
  • 二级参考文献(8)
2012(5)
  • 参考文献(1)
  • 二级参考文献(4)
2013(5)
  • 参考文献(3)
  • 二级参考文献(2)
2014(4)
  • 参考文献(4)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
片上可编程系统
存储测试
飞行体
微体积
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导