基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着高速数据传输业务的快速发展,人们对信息传输的质量和速率要求越来越高,高速LDPC码编译码器在通信系统中的应用需求更加强烈.在节约硬件资源的前提下,为最大限度的降低编码时延、提高编码器速率,本文从编码算法的通用性出发,将一致校验矩阵通过行列置换和高斯消元,使每个校验位的运算只与预处理后矩阵的对应行相关,具备了可以灵活并行处理的结构.在编码器的硬件设计上,本文提出了一种校验位并行分步运算的编码器架构,通过同时计算所有校验位,分步处理单个校验位,有效地降低了硬件实现复杂度,缩短了关键路径时延,提高了编码速率.实现结果表明,本文设计和实现的编码器工作时钟频率可以达到250MHz,相应的吞吐量为14Gbit/s.
推荐文章
DVB-S2中LDPC码编码器的FPGA设计与实现
DVB-S2
LDPC码
FPGA
编码器
多码率并行LDPC编码器的设计与实现
低密度奇偶校验码
多码率
并行编码器
一种LDPC码编码器设计方案的研究
LDPC码
编码器
奇偶校验矩阵
设计
多码长码率兼容的多元LDPC码及编码器设计
多码长码率兼容
多元LDPC
编码器
5G
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 通用型高速LDPC码编码器设计与FPGA实现
来源期刊 数字技术与应用 学科 工学
关键词 通用型 LDPC码高 速编码器
年,卷(期) 2016,(5) 所属期刊栏目 设计开发
研究方向 页码范围 146-148
页数 3页 分类号 TP3|TN4
字数 3176字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 雷菁 国防科学技术大学电子科学与工程学院 55 241 9.0 13.0
2 杨奇 西北工业大学电子信息学院 11 43 3.0 6.0
3 李二保 国防科学技术大学电子科学与工程学院 9 22 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
通用型
LDPC码高
速编码器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数字技术与应用
月刊
1007-9416
12-1369/TN
16开
天津市
6-251
1983
chi
出版文献量(篇)
20434
总下载数(次)
106
总被引数(次)
35701
论文1v1指导