原文服务方: 微电子学与计算机       
摘要:
针对数字图像缩放处理消耗较多硬件资源的问题,利用坐标转换和叠加处理的方法,进行图像缩放的硬件设计,采用流水线设计,转换为两种整数倍缩放图像叠加的形式,使其在FPGA上更加易于实现.最后在Xilinx的XC7A200T芯片上对算法进行验证,得到数据后用MATLAB显示缩放后图像,效果良好.
推荐文章
一种机载图像缩放引擎的设计与实现
图像缩放引擎
现场可编程门阵列
插值滤波器
硬件实时实现
一种视频缩放插值算法的FPGA实现
插值算法
视频缩放
视频后处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于叠加的图像缩放优化及FPGA实现
来源期刊 微电子学与计算机 学科
关键词 叠加 图像缩放 FPGA
年,卷(期) 2017,(11) 所属期刊栏目
研究方向 页码范围 128-130
页数 3页 分类号 TP391
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王耘波 华中科技大学微电子学与固体电子学系 68 398 10.0 16.0
2 高俊雄 华中科技大学微电子学与固体电子学系 44 248 8.0 13.0
3 武文斌 华中科技大学微电子学与固体电子学系 2 12 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (22)
共引文献  (15)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (13)
二级引证文献  (1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(8)
  • 参考文献(0)
  • 二级参考文献(8)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(3)
  • 参考文献(3)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
叠加
图像缩放
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导