基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
指出半导体工艺与晶体管特性参数的随机波动随着芯片特征尺寸不断减小越来越大,传统的基于预匹配的寄存器堆设计方法必须通过增大匹配裕量来保证读写操作的可靠性,为了克服制约寄存器堆性能提升的这一关键因素,提出了一种基于自适应时序匹配的低功耗寄存器堆电路结构.该结构通过对多端口寄存器堆的访存时序进行自适应匹配与调优,达到减小寄存器堆访问延时、降低功耗以及提高芯片工艺敏感度的目的.电路及版图仿真结果显示:基于该方法实现的3读2写32×64 bit寄存器堆,在SMIC 40nm工艺条件下,芯片面积为135.5μm×65.1μm,访存延迟为357ps,相比于传统的Chain Delay匹配技术,延迟减小22%,功耗降低35%.
推荐文章
基于冗余寄存器分类的时序网络面积优化算法
冗余寄存器
AIGs
三值模拟
寄存器共享
COI
面积优化
6端口CMOS寄存器堆设计
寄存器堆
VLSI
定制设计
高速低功耗6端口分块式寄存器堆的设计
寄存器堆
低功耗
分块结构
32×32位三端口寄存器堆的加固设计
寄存器堆DICE
C-element单元
单粒子翻转
单粒子瞬态
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于自适应时序匹配的低延迟寄存器堆
来源期刊 高技术通讯 学科
关键词 多端口寄存器堆 自适应时序匹配 低延迟 低功耗 静态随机存储器
年,卷(期) 2018,(2) 所属期刊栏目 计算机与通信技术
研究方向 页码范围 91-99
页数 9页 分类号
字数 4753字 语种 中文
DOI 10.3772/j.issn.1002-0470.2018.02.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈华 中国科学院计算技术研究所 36 213 8.0 13.0
2 臧大伟 中国科学院计算技术研究所 5 17 2.0 4.0
3 元国军 中国科学院计算技术研究所 2 0 0.0 0.0
7 邵恩 中国科学院计算技术研究所 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(4)
  • 参考文献(4)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多端口寄存器堆
自适应时序匹配
低延迟
低功耗
静态随机存储器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高技术通讯
月刊
1002-0470
11-2770/N
大16开
北京市三里河路54号
82-516
1991
chi
出版文献量(篇)
5099
总下载数(次)
14
总被引数(次)
39217
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导