基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
信号延时消除(DSC)法能精确消除谐波提取基波,稳定性较好,广泛用于锁相环(PLL).频率自适应级联信号延时消除锁相环(A-C DSC-PLIL)能适应电网频率的变化,但目前采用的方法收敛时间较长.收敛时间是PLL的一个重要指标,这里提出一种选择A-CDSC-PLL延时因子的方法,使系统快速收敛并能准确提取谐波电流的基波电流.通过Matlab/Simulink仿真与实验校核所提方法的正确性,并与原先方法对比分析所提方法的响应性能.结果表明所提方法系统性能比原有系统响应更快,且适应性强.
推荐文章
基于自适应比例积分控制的全数字锁相环
全数字锁相环
自适应
比例积分控制
电子设计自动化
现场可编程门阵列
基于级联延迟信号消除法的软件锁相技术
锁相环
延迟信号消除法
谐波
负序分量
基于FPGA的全数字延时锁相环的设计
全数字延时锁相环
锁相精度
时钟延时
QuartusⅡ
现场可编程门阵列
电路仿真
基于高性能锁相环的频率控制系统
锁相环
频率合成控制
反馈系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 快速频率自适应级联信号延时消除锁相环
来源期刊 电力电子技术 学科 工学
关键词 锁相环 频率自适应 信号延时消除 延时因子
年,卷(期) 2018,(3) 所属期刊栏目 装置与应用
研究方向 页码范围 61-63
页数 3页 分类号 TIN911
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (14)
共引文献  (10)
参考文献  (12)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(3)
  • 参考文献(2)
  • 二级参考文献(1)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(6)
  • 参考文献(3)
  • 二级参考文献(3)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁相环
频率自适应
信号延时消除
延时因子
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电力电子技术
月刊
1000-100X
61-1124/TM
大16开
西安朱雀大街94号
52-44
1967
chi
出版文献量(篇)
7330
总下载数(次)
19
论文1v1指导