原文服务方: 现代电子技术       
摘要:
提出一种设计全数字锁相环的新方法,采用基于PI控制算法的环路滤波器,在分析模拟锁相环系统的数学模型的基础上,建立了带宽自适应全数字锁相环的数学模型.使用DSP Builder在Matlab/Simulink环境下搭建系统模型,并采用FPGA实现了硬件电路.软件仿真和硬件测试的结果证明了该设计的正确性和易实现性.该锁相环具有锁频速度快、频率跟踪范围宽的特点.同时,系统设计表明基于DSP Builder的设计方法可缩短设计周期,提高设计的灵活性.
推荐文章
基于自适应比例积分控制的全数字锁相环
全数字锁相环
自适应
比例积分控制
电子设计自动化
现场可编程门阵列
基于自适应环路滤波算法的全数字锁相环设计与分析
数字环路滤波器
锁定时间
相位噪声
全数字锁相环
全数字锁相环的设计及分析
全数字锁相环
FPGA
VHDL
数学模型
基于PI控制的全数字锁相环设计
比列积分控制
全数字锁相环
超高速集成电路硬件描述语言
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DSP Builder的带宽自适应全数字锁相环的设计与实现
来源期刊 现代电子技术 学科
关键词 DSP Builder 带宽自适应 PI控制 全数字锁相环
年,卷(期) 2010,(16) 所属期刊栏目
研究方向 页码范围 1-4
页数 分类号 TN402-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2010.16.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 单长虹 南华大学电气工程学院 31 244 8.0 14.0
2 李勇 南华大学电气工程学院 31 107 6.0 8.0
3 朱立军 南华大学电气工程学院 2 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (23)
共引文献  (129)
参考文献  (6)
节点文献
引证文献  (5)
同被引文献  (2)
二级引证文献  (5)
1981(1)
  • 参考文献(0)
  • 二级参考文献(1)
1985(1)
  • 参考文献(0)
  • 二级参考文献(1)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(3)
  • 参考文献(0)
  • 二级参考文献(3)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(4)
  • 参考文献(1)
  • 二级参考文献(3)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(8)
  • 参考文献(2)
  • 二级参考文献(6)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DSP Builder
带宽自适应
PI控制
全数字锁相环
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导