作者:
原文服务方: 计算机测量与控制       
摘要:
为了提高数字锁相环的工作频率、改善环路性能,提出了提高环路的优化设计方法,给出了数字锁相环(DPLL)的工作原理,通过对数字锁相环电路的设计分析,详细论述了利用数字微分将锁相环的鉴相器和环路滤波器完全数字化的电路设计方法,仿真结果表明:环路的工作频率由原来的几百kHz提高到几MHz,目前该数字锁相环已成功地应用于某测控系统中,应用结果证实:该数字锁相环具有工作频率高、捕获时间及精度可调、接口简单、通用性好等特点,可推广应用于远程测量与控制系统中.
推荐文章
一种全数字锁相环的设计与应用
现场可编程逻辑阵列(FPGA)
全数字式锁相环(ADPLL)
平滑源切换
稳态相差
锁定时间
全数字锁相环的设计及分析
全数字锁相环
FPGA
VHDL
数学模型
基于FPGA的数字三相锁相环优化设计
FPGA
三相锁相环
乘法复用
CORDIC
全数字低频锁相环的研究与应用
锁相环
数字滤波器
自动控制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字锁相环的优化设计与应用
来源期刊 计算机测量与控制 学科
关键词 数字锁相环(DPLL) 数字微分 数字鉴相器 数字环路滤波器
年,卷(期) 2006,(8) 所属期刊栏目 设计与应用
研究方向 页码范围 1085-1086,1092
页数 3页 分类号 TM38.3.4
字数 语种 中文
DOI 10.3321/j.issn:1671-4598.2006.08.037
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡永红 37 211 7.0 13.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (32)
参考文献  (3)
节点文献
引证文献  (15)
同被引文献  (16)
二级引证文献  (29)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(3)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(4)
  • 引证文献(4)
  • 二级引证文献(0)
2010(7)
  • 引证文献(4)
  • 二级引证文献(3)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(9)
  • 引证文献(2)
  • 二级引证文献(7)
2016(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(6)
  • 引证文献(1)
  • 二级引证文献(5)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字锁相环(DPLL)
数字微分
数字鉴相器
数字环路滤波器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导