原文服务方: 现代电子技术       
摘要:
全数字锁相环(ADPLL)在数字通信领域有着极为广泛的应用.由于SoPC技术的发展和FPGA的工作频率与集成度的提高,在1块FPGA芯片上集成整个系统已成为可能.以片内同时嵌入CPU和全数字锁相环为目的,结合现阶段的相关研究成果,简单介绍片内全数字锁相环系统的结构和全数字锁相环的工作原理,详细论述一种可增大全数字锁相环同步范围的数控振荡器的设计方法,并给出部分VHDL设计程序代码和仿真波形.在此数控振荡器的设计中引入翻转触发器的概念,并通过改变翻转触发器的动作特点,使得数控振荡器的输出频率提高,以达到增大全数字锁相环同步范围的目的.
推荐文章
应用于全数字锁相环的高性能数控振荡器设计
全数字锁相环
数控振荡器
级联结构
阶梯型粗调级
插值电路
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种可编程全数字锁相环的设计与实现
全数字锁相环
电子设计自动化
计算机仿真
可编程
基于FPGA的全数字延时锁相环的设计
全数字延时锁相环
锁相精度
时钟延时
QuartusⅡ
现场可编程门阵列
电路仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 全数字锁相环及其数控振荡器的FPGA设计
来源期刊 现代电子技术 学科
关键词 全数字锁相环 数控振荡器 翻转触发器 VHDL SoPC FPGA
年,卷(期) 2008,(10) 所属期刊栏目 集成微系统
研究方向 页码范围 1-2,6
页数 3页 分类号 TN76
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2008.10.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘丹非 云南师范大学计算机科学与信息技术学院 18 57 4.0 7.0
2 和伟 云南师范大学物理与电子信息学院 31 104 5.0 9.0
3 邵帅 云南师范大学物理与电子信息学院 2 18 1.0 2.0
4 李曼义 云南师范大学物理与电子信息学院 14 48 4.0 6.0
5 李树晨 云南师范大学物理与电子信息学院 3 27 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (23)
参考文献  (3)
节点文献
引证文献  (17)
同被引文献  (10)
二级引证文献  (30)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(4)
  • 引证文献(3)
  • 二级引证文献(1)
2010(7)
  • 引证文献(3)
  • 二级引证文献(4)
2011(6)
  • 引证文献(3)
  • 二级引证文献(3)
2012(5)
  • 引证文献(2)
  • 二级引证文献(3)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(8)
  • 引证文献(2)
  • 二级引证文献(6)
2016(6)
  • 引证文献(1)
  • 二级引证文献(5)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
全数字锁相环
数控振荡器
翻转触发器
VHDL
SoPC
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导