原文服务方: 微电子学与计算机       
摘要:
文章提出了一种二阶全数字锁相环的实现方法,由于采用鉴频、鉴相并置方法,同时把数字滤波器融入其中,采用小数分频器构成数控振荡器,从TU-12中恢复E1时钟信号.经硬件实验证实,电路的性能指标完全可以满足ITU-T的有关标准.采用全数字锁相环对系统集成有明显的好处.
推荐文章
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种全数字锁相环的设计与应用
现场可编程逻辑阵列(FPGA)
全数字式锁相环(ADPLL)
平滑源切换
稳态相差
锁定时间
一种可编程全数字锁相环的设计与实现
全数字锁相环
电子设计自动化
计算机仿真
可编程
一种锁定相位编程可调全数字锁相环设计
全数字锁相环
多相位
现场可编程逻辑器件
Verilog
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用于SDH 2Mb/s支路输出的一种全数字锁相环设计与实现
来源期刊 微电子学与计算机 学科
关键词 同步数字系列 抖动 锁相环 现场可编程门阵列
年,卷(期) 2000,(5) 所属期刊栏目 应用与开发
研究方向 页码范围 55-58
页数 4页 分类号 TP3
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2000.05.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄海生 西安邮电学院计算机系 57 146 6.0 9.0
2 徐东明 西安邮电学院计算机系 57 191 6.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (2)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (3)
二级引证文献  (5)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2002(1)
  • 引证文献(1)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(2)
  • 引证文献(0)
  • 二级引证文献(2)
2007(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
同步数字系列
抖动
锁相环
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
论文1v1指导