基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于现场可编程门阵列(FPGA)的低功耗可配置浮点快速傅里叶变换(FFT)处理器的设计,可进行4点、16点、64点以及256点运算.采用按频率抽取的基-4算法和基于存储器的单蝶形结构.对蝶形运算单元进行优化,减少乘法器的数目,降低了功耗.存储单元采用乒乓存储结构,提高了数据的吞吐率.同时,采用浮点运算提高了处理器的运算精确度.该处理器采用中芯国际(SMIC)0.18 μ,m工艺库进行综合,功耗为0.82 mW/MHz,并在ACX1329-CSG324FPGA上实现.
推荐文章
高效可配置浮点FFT处理器设计
快速傅里叶变换
可配置浮点设计
共享蝶形
单路径流水结构
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
16位低功耗微处理器的设计
MSP430
低功耗
微处理器
FPGA
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低功耗浮点FFT处理器的设计
来源期刊 太赫兹科学与电子信息学报 学科 工学
关键词 FFT处理器 浮点运算 低功耗
年,卷(期) 2018,(2) 所属期刊栏目 微电子、微系统与物理电子学
研究方向 页码范围 352-356
页数 5页 分类号 TN911.72
字数 2494字 语种 中文
DOI 10.11805/TKYDA201802.0352
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王静 哈尔滨工业大学信息与电气工程学院 51 683 17.0 25.0
2 王新胜 哈尔滨工业大学信息与电气工程学院 6 5 1.0 2.0
3 杨琳琳 哈尔滨工业大学信息与电气工程学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (21)
共引文献  (14)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (0)
1976(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(4)
  • 参考文献(1)
  • 二级参考文献(3)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FFT处理器
浮点运算
低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
太赫兹科学与电子信息学报
双月刊
2095-4980
51-1746/TN
大16开
四川绵阳919信箱532分箱
62-241
2003
chi
出版文献量(篇)
3051
总下载数(次)
7
总被引数(次)
11167
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导