原文服务方: 微电子学与计算机       
摘要:
针对DSP硬件之间的无线通信,提出了一种基于DSP的二进制BCH(15,7)编译码器.设计采用TI公司的32位浮点高性能DSP处理器,通过CCS软件平台,分别编写了相应的编码、译码及纠错程序.文中介绍了二进制BCH(15,7)码及其纠错码的算法,并且给出了相应的C语言程序.通过DSP与PC之间的串口通信,验证了BCH编译码和纠错功能.当DSP接收数据出现小于等于两位随机错误时,可以发现错误并给与纠正.同FPGA相比,在保证数据传输的准确性的同时,降低了硬件成本,简化了算法实现难度.
推荐文章
二进制译码器逻辑功能的Multisim仿真方案
二进制译码器
Multisim
字组产生器
逻辑分析仪
基于DSP的二进制频移键控的实现方法
2FSK信号
非相干差分解调
DSP
时间延迟
FIR滤波器
Marconi二进制数据采集软件实现
GPS
SuperstarⅡ
Marconi
数据采集
Matlab
64位高性能冗余二进制-二进制数转换器的设计
RB-NB转换器
并行前缀加法器
进位跳跃加法器
冗余二进制乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 二进制BCH编译码的DSP实现
来源期刊 微电子学与计算机 学科
关键词 DSP BCH码 纠错 编译码
年,卷(期) 2018,(8) 所属期刊栏目
研究方向 页码范围 64-67
页数 4页 分类号 TN911
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 施洪生 北京交通大学电气工程学院 21 142 8.0 10.0
2 阎渊海 北京交通大学电气工程学院 3 15 2.0 3.0
3 亢凯 北京交通大学电气工程学院 3 15 2.0 3.0
4 胡泽民 北京交通大学电气工程学院 3 15 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (15)
共引文献  (15)
参考文献  (7)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1969(1)
  • 参考文献(0)
  • 二级参考文献(1)
1975(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DSP
BCH码
纠错
编译码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导